آرڊر_بي جي

مصنوعات

XCVU9P-2FLGA2104I - انٽيگريٽيڊ سرڪٽس، ايمبيڊڊ، FPGAs (فيلڊ پروگراميبل گيٽ ايري)

مختصر وضاحت:

Xilinx® Virtex® UltraScale+™ FPGAs موجود آهن -3، -2، -1 اسپيڊ گريڊن ۾، -3E ڊوائيسز سان گڏ اعليٰ ڪارڪردگيءَ وارا آهن.-2LE ڊوائيسز 0.85V يا 0.72V تي VCCINT وولٽيج تي ڪم ڪري سگھن ٿيون ۽ گھٽ وڌ ۾ وڌ جامد پاور مهيا ڪري سگھن ٿيون.جڏهن VCCINT = 0.85V تي هلندي، -2LE ڊوائيسز استعمال ڪندي، L ڊوائيسز جي رفتار جي وضاحت -2I اسپيڊ گريڊ جي برابر آهي.جڏهن VCCINT = 0.72V تي هلندي، -2LE ڪارڪردگي ۽ جامد ۽ متحرڪ طاقت گھٽجي ويندي آهي.ڊي سي ۽ اي سي خاصيتون وڌايل (اي)، صنعتي (آء)، ۽ فوجي (ايم) درجه حرارت جي حدن ۾ بيان ڪيون ويون آهن.آپريٽنگ درجه حرارت جي حد کان سواءِ يا جيستائين ٻي صورت ۾ نوٽ نه ڪيو وڃي، سڀ DC ۽ AC اليڪٽريڪل پيٽرول هڪ خاص اسپيڊ گريڊ لاءِ ساڳيا آهن (يعني، -1 اسپيڊ گريڊ جي وڌايل ڊيوائس جي ٽائمنگ خاصيتون -1 اسپيڊ گريڊ لاءِ ساڳيا آهن. صنعتي ڊوائيس).جڏهن ته، صرف چونڊيل اسپيڊ گريڊ ۽/يا ڊوائيس هر درجه حرارت جي حد ۾ موجود آهن.


پيداوار جي تفصيل

پراڊڪٽ ٽيگ

پيداوار جون خاصيتون

ٽائيپ وضاحت
زمرو انٽيگريٽيڊ سرڪٽس (ICs)

جڙيل

FPGAs (فيلڊ پروگراميبل گيٽ ايري)

Mfr ايم ڊي
سلسلو Virtex® UltraScale+™
پيڪيج تري
پيداوار جي حالت چالو
DigiKey پروگرام قابل تصديق ٿيل نه آهي
LABs/CLBs جو تعداد 147780
منطقي عنصرن/سيلن جو تعداد 2586150
ڪل رام بٽس 391168000
I/O جو تعداد 416
وولٹیج- سپلائي 0.825V ~ 0.876V
چڙهڻ جو قسم مٿاڇري جبل
آپريٽنگ جي درجه حرارت -40°C ~ 100°C (TJ)
پيڪيج / ڪيس 2104-BBGA، FCBGA
فراهم ڪندڙ ڊوائيس پيڪيج 2104-FCBGA (47.5x47.5)
بنيادي پراڊڪٽ نمبر XCVU9

دستاويز ۽ ميڊيا

وسيلن جو قسم LINK
ڊيٽا شيٽ Virtex UltraScale + FPGA ڊيٽا شيٽ
ماحولياتي معلومات Xiliinx RoHS سرٽيفڪيٽ

Xilinx REACH211 سرٽيفڪيٽ

EDA ماڊلز SnapEDA پاران XCVU9P-2FLGA2104I

XCVU9P-2FLGA2104I الٽرا لائبريرين طرفان

ماحولياتي ۽ برآمد جي درجه بندي

ATTRIBUTE وضاحت
RoHS اسٽيٽس ROHS3 مطابق
نمي جي حساسيت جي سطح (MSL) 4 (72 ڪلاڪ)
اي سي سي اين 3A001A7B
HTSUS 8542.39.0001

 

FPGAs

آپريشن جو اصول:
FPGAs هڪ تصور استعمال ڪندا آهن جهڙوڪ Logic Cell Array (LCA)، جيڪو اندروني طور تي ٽن حصن تي مشتمل هوندو آهي: Configurable Logic Block (CLB)، ان پٽ آئوٽ پٽ بلاڪ (IOB) ۽ اندروني ڪنيڪٽ.فيلڊ پروگراميبل گيٽ آريز (FPGAs) پروگراميبل ڊيوائسز آھن جيڪي ھڪ مختلف فن تعمير سان روايتي منطق سرڪٽس ۽ گيٽ اريز جھڙوڪ PAL، GAL ۽ CPLD ڊوائيسز کان مختلف آھن.FPGA جو منطق پروگرام ٿيل ڊيٽا سان اندروني جامد ميموري سيلز کي لوڊ ڪندي لاڳو ڪيو ويندو آهي، ميموري سيلز ۾ محفوظ ڪيل قيمتون منطقي سيلز جي منطقي فنڪشن کي طئي ڪنديون آهن ۽ طريقي سان ماڊل هڪ ٻئي سان يا I/ سان ڳنڍيل آهن. او.ميموري سيلز ۾ محفوظ ڪيل قيمتون منطقي سيلز جي منطقي فنڪشن کي طئي ڪنديون آهن ۽ طريقي سان ماڊل هڪ ٻئي سان يا I/OS سان ڳنڍيل آهن، ۽ آخرڪار اهي فنڪشن جيڪي FPGA ۾ لاڳو ٿي سگهن ٿا، جيڪا لامحدود پروگرامنگ جي اجازت ڏئي ٿي. .

چپ جي ڊيزائن:
چپ ڊيزائن جي ٻين قسمن جي مقابلي ۾، هڪ اعلي حد ۽ وڌيڪ سخت بنيادي ڊيزائن جي وهڪري جي ضرورت هوندي آهي عام طور تي FPGA چپس جي حوالي سان.خاص طور تي، ڊزائن کي ويجهي سان ڳنڍيل هجڻ گهرجي FPGA اسڪيميٽ، جيڪا اجازت ڏئي ٿي وڏي پيماني تي خاص چپ ڊيزائن.C ۾ Matlab ۽ خاص ڊيزائن الگورتھم استعمال ڪندي، اهو ممڪن ٿيڻ گهرجي ته سڀني طرفن ۾ هڪ آسان تبديلي حاصل ڪرڻ ۽ اهڙيء طرح يقيني بڻائين ته اهو موجوده مکيه وهڪرو چپ ڊيزائن جي سوچ جي مطابق آهي.جيڪڏهن اهو معاملو آهي، ته عام طور تي ضروري آهي ته اجزاء جي ترتيب واري انضمام تي ڌيان ڏيڻ ۽ لاڳاپيل ڊيزائن جي ٻولي کي يقيني بڻائڻ لاء استعمال لائق ۽ پڙهڻ جي قابل چپ ڊيزائن کي يقيني بڻائي سگهجي.FPGAs جو استعمال بورڊ ڊيبگنگ، ڪوڊ سموليشن ۽ ٻين لاڳاپيل ڊيزائن جي عملن کي يقيني بڻائي ٿو ته موجوده ڪوڊ هڪ طريقي سان لکيو ويو آهي ۽ ڊزائن جو حل مخصوص ڊيزائن گهرجن کي پورو ڪري ٿو.ان کان علاوه، منصوبي جي ڊيزائن کي بهتر ڪرڻ ۽ چپ آپريشن جي اثرائتي کي ترتيب ڏيڻ لاء ڊزائينز الگورتھم کي ترجيح ڏني وڃي.ڊزائنر جي طور تي، پهريون قدم هڪ مخصوص الگورٿم ماڊل ٺاهڻ آهي جنهن سان چپ ڪوڊ لاڳاپيل آهي.اهو ئي سبب آهي ته اڳ ۾ ٺهيل ڪوڊ الورورٿم جي اعتبار کي يقيني بڻائڻ ۾ مدد ڪري ٿي ۽ خاص طور تي مجموعي چپ ڊيزائن کي بهتر بڻائي ٿو.مڪمل بورڊ ڊيبگنگ ۽ تخليق جي جاچ سان، اهو ممڪن هجڻ گهرجي ته سڄي چپ کي ڊزائين ڪرڻ ۾ استعمال ٿيندڙ چڪر واري وقت کي گھٽائڻ ۽ موجوده هارڊويئر جي مجموعي جوڙجڪ کي بهتر ڪرڻ لاء.هي نئون پراڊڪٽ ڊيزائن ماڊل اڪثر استعمال ڪيو ويندو آهي، مثال طور، جڏهن غير معياري هارڊويئر انٽرفيس کي ترقي ڪندي.

FPGA ڊيزائن ۾ بنيادي چئلينج هارڊويئر سسٽم ۽ ان جي اندروني وسيلن کان واقف ٿيڻ آهي، انهي ڳالهه کي يقيني بڻائڻ ته ڊيزائن جي ٻولي اجزاء جي اثرائتي همراه کي قابل بڻائي ٿي ۽ پروگرام جي پڙهڻ ۽ استعمال کي بهتر بڻائي ٿي.اهو پڻ ڊزائنر تي اعلي مطالبن کي رکي ٿو، جيڪو ضرورتن کي پورو ڪرڻ لاء ڪيترن ئي منصوبن ۾ تجربو حاصل ڪرڻ جي ضرورت آهي.

 الورورٿم ڊيزائن کي منصوبي جي حتمي مڪمل ٿيڻ کي يقيني بڻائڻ لاءِ معقوليت تي ڌيان ڏيڻ جي ضرورت آهي، منصوبي جي حقيقي صورتحال جي بنياد تي مسئلي جو حل پيش ڪرڻ، ۽ FPGA آپريشن جي ڪارڪردگي کي بهتر بڻائڻ لاءِ.الورورٿم کي طئي ڪرڻ کان پوء ماڊل ٺاهڻ لاء مناسب هجڻ گهرجي، بعد ۾ ڪوڊ ڊيزائن کي آسان ڪرڻ لاء.اڳوڻي ڊزائين ڪيل ڪوڊ ڪوڊ ڊيزائن ۾ استعمال ڪري سگھجي ٿو ڪارڪردگي ۽ اعتبار کي بهتر ڪرڻ لاء.ASICs جي برعڪس، FPGAs جو هڪ ننڍڙو ڊولپمينٽ چڪر آهي ۽ هارڊويئر جي جوڙجڪ کي تبديل ڪرڻ لاءِ ڊيزائن جي گهرج سان گڏ ڪري سگهجي ٿو، جيڪو ڪمپنين کي نئين پروڊڪٽس کي جلدي لانچ ڪرڻ ۽ غير معياري انٽرفيس ڊولپمينٽ جي ضرورتن کي پورو ڪرڻ ۾ مدد ڪري سگهي ٿو جڏهن مواصلاتي پروٽوڪول بالغ نه هوندا آهن.


  • اڳيون:
  • اڳيون:

  • پنهنجو پيغام هتي لکو ۽ اسان ڏانهن موڪليو