آرڊر_بي جي

مصنوعات

نئون اصل XQR17V16CC44V اسپاٽ اسٽاڪ FPGA فيلڊ پروگراميبل گيٽ ايري لاجڪ آئي سي چپ انٽيگريڊ سرڪٽس

مختصر وضاحت:


پيداوار جي تفصيل

پراڊڪٽ ٽيگ

وضاحتون  
ياداشت جي درجي پروم
کثافت 16777 kbits
لفظن جو تعداد 2000 ڪ
بٽس في لفظ 8 بٽ
پيڪيج جو قسم سيرامڪ، LCC-44
پنن 44
منطق خاندان CMOS
وولٹیج جي فراهمي 3.3V
آپريٽنگ جي درجه حرارت -55 کان 125 سي (-67 کان 257 ف)

Xilinx متعارف ڪرايو اعلي کثافت QPro™ XQR17V16 سيريز Radiation Hardened QML configuration PROMs جيڪي وڏي Xilinx FPGA ترتيب واري بٽ اسٽريم کي محفوظ ڪرڻ لاءِ استعمال ۾ آسان، قيمتي موثر طريقو مهيا ڪن ٿا.XQR17V16CC44V ھڪڙو 3.3V ڊيوائس آھي جنھن جي اسٽوريج جي گنجائش 16 Mb آھي ۽ اھو سيريل يا بائيٽ وائڊ موڊ ۾ ڪم ڪري سگھي ٿو.XQR17V16 ڊوائيس آرڪيٽيڪچر جي آسان بلاڪ ڊراگرام لاء.

جڏهن FPGA ماسٽر سيريل موڊ ۾ آهي، اهو هڪ ترتيب واري گھڙي ٺاهي ٿو جيڪو PROM کي هلائي ٿو.اڀرندڙ گھڙي جي ڪنڊ کان پوءِ ٿورڙي رسائي وقت، ڊيٽا PROM DATA آئوٽ پٽ پن تي ظاهر ٿئي ٿي جيڪا FPGA DIN پن سان ڳنڍيل آهي.FPGA ٺاھ جوڙ کي مڪمل ڪرڻ لاء گھڙي جي دال جو مناسب تعداد ٺاھي ٿو.هڪ دفعو ترتيب ڏنل، اهو PROM کي غير فعال ڪري ٿو.جڏهن FPGA غلام سيريل موڊ ۾ آهي، PROM ۽ FPGA ٻنهي کي لازمي طور تي اچڻ واري سگنل ذريعي بند ڪيو وڃي.

جڏهن FPGA ماسٽر SelectMAP موڊ ۾ آهي، اهو ٺاهي ٿو ترتيب واري گھڙي جيڪا PROM ۽ FPGA کي هلائي ٿي.اڀرندڙ CCLK کنڊ کان پوء، ڊيٽا موجود آهي PROMs DATA (D0-D7) پنن تي.ڊيٽا کي CCLK جي هيٺين اڀرندڙ ڪنڊ تي FPGA ۾ بند ڪيو ويندو.جڏهن FPGA Slave SelectMAP موڊ ۾ آهي، PROM ۽ FPGA ٻنهي کي لازمي طور تي ايندڙ سگنل ذريعي بند ڪيو وڃي.CCLK کي هلائڻ لاءِ هڪ آزاد ڊوڙندڙ اوسليٽر استعمال ڪري سگهجي ٿو.ھيٺ ڏنل ڊوائيس جي سي اي ان پٽ کي ڊرائيو ڪرڻ لاء سي اي او آئوٽ استعمال ڪندي ڪيترن ئي ڊوائيسز کي گڏ ڪري سگھجي ٿو.هن زنجير ۾ سڀني PROMs جي گھڙي جي ان پٽ ۽ DATA آئوٽ هڪ ٻئي سان ڳنڍيل آهن.سڀئي ڊوائيسز هم آهنگ آهن ۽ خاندان جي ٻين ميمبرن سان cascaded ڪري سگهجي ٿو.ڊيوائس پروگرامنگ لاءِ، يا ته Xilinx ISE فائونڊيشن يا ISE WebPACK سافٽ ويئر FPGA ڊيزائن فائل کي معياري Hex فارميٽ ۾ مرتب ڪري ٿو، جيڪو پوءِ اڪثر تجارتي PROM پروگرامرن ڏانهن منتقل ڪيو ويندو آهي.

خاصيتون
LET >120 MeV/cm2/mg لاءِ ليچ اپ مدافعتي
• ضمانت ٿيل TID 50 kRad(Si) في اسپيڪ 1019.5
• Epitaxial Substrate تي ٺهيل
• 16Mbit رکڻ جي گنجائش
• مڪمل فوجي گرمي پد جي حد تائين گارنٽيڊ آپريشن: -55°C کان +125°C
• ون ٽائم پروگراميبل (OTP) صرف پڙهڻ لاءِ ميموري ٺهيل آهي ته جيئن Xilinx FPGA ڊوائيسز جي ڪنفيگريشن بٽ اسٽريمز کي ذخيرو ڪرڻ لاءِ
• ٻٽي ترتيب ڏيڻ جا طريقا
♦ سيريل ترتيب (33 Mb/s تائين)
♦ متوازي (264 Mb/s تائين 33 MHz تي)
• Xilinx QPro FPGAs کي سادي انٽرفيس
• ڊگھي يا گھڻن بٽ اسٽريم کي محفوظ ڪرڻ لاءِ Cascadable
مختلف FPGA حلن سان مطابقت لاءِ پروگراميبل ري سيٽ پولارٽي (فعال هاءِ يا فعال گهٽ)
• گھٽ-پاور CMOS سچل-دروازو عمل
• 3.3V سپلائي وولٹیج
• سيرامڪ CK44 پيڪيجز ۾ موجود (1)
• معروف پروگرامر ٺاهيندڙن پاران پروگرامنگ سپورٽ
• ISE فائونڊيشن يا ISE WebPACK سافٽ ويئر پيڪيجز استعمال ڪندي ڊيزائن سپورٽ
• 20 سالن جي زندگي جي ڊيٽا جي برقرار رکڻ جي ضمانت
پروگرامنگ
ڊوائيسز پروگرامرز تي پروگرام ڪري سگھجن ٿيون جيڪي Xilinx يا قابل ٽئين پارٽي وينڊرز طرفان فراهم ڪيل آهن.صارف کي يقيني بڻائڻ گهرجي ته مناسب پروگرامنگ الگورتھم ۽ پروگرامر سافٽ ويئر جو جديد نسخو استعمال ڪيو ويو آهي.غلط انتخاب مستقل طور تي ڊوائيس کي نقصان پهچائي سگھي ٿو.
وصف
LET >120 MeV/cm2/mg لاءِ ليچ اپ مدافعتي
• ضمانت ٿيل TID 50 kRad(Si) في اسپيڪ 1019.5
• Epitaxial Substrate تي ٺهيل
• 16Mbit رکڻ جي گنجائش
• مڪمل فوجي گرمي پد جي حد تائين گارنٽيڊ آپريشن: -55°C کان +125°C
• ون ٽائم پروگراميبل (OTP) صرف پڙهڻ لاءِ ميموري ٺهيل آهي ته جيئن Xilinx FPGA ڊوائيسز جي ڪنفيگريشن بٽ اسٽريمز کي ذخيرو ڪرڻ لاءِ
• ٻٽي ترتيب ڏيڻ جا طريقا
♦ سيريل ترتيب (33 Mb/s تائين)
♦ متوازي (264 Mb/s تائين 33 MHz تي)
• Xilinx QPro FPGAs کي سادي انٽرفيس
• ڊگھي يا گھڻن بٽ اسٽريم کي محفوظ ڪرڻ لاءِ Cascadable
• Programmable ري سيٽ polarity (فعال هاء يا سرگرم
گھٽ) مختلف FPGA حل سان مطابقت لاء
• گھٽ-پاور CMOS سچل-دروازو عمل
• 3.3V سپلائي وولٹیج
• سيرامڪ CK44 پيڪيجز ۾ موجود (1)
• معروف پروگرامر پاران پروگرامنگ سپورٽ
ٺاهيندڙن
• ISE فائونڊيشن يا ISE استعمال ڪندي ڊيزائن سپورٽ
WebPACK سافٽ ويئر پيڪيجز
• 20 سالن جي زندگي جي ڊيٽا جي برقرار رکڻ جي ضمانت


  • اڳيون:
  • اڳيون:

  • پنهنجو پيغام هتي لکو ۽ اسان ڏانهن موڪليو