آرڊر_بي جي

مصنوعات

منطق ۽ فلپ فلاپ-SN74LVC74APWR

مختصر وضاحت:

SNx4LVC74A ڊوائيسز هڪ آسان ۾ ٻه مثبت ايج ٽرگر ٿيل ڊي قسم جي فلپ فلاپ کي ضم ڪن ٿا
ڊوائيس.
SN54LVC74A 2.7-V کان 3.6-V وي سي سي آپريشن لاء ٺهيل آهي، ۽ SN74LVC74A لاء ٺهيل آهي
1.65-V کان 3.6-V VCC آپريشن.پري سيٽ (PRE) يا صاف (CLR) انپٽس تي هڪ گهٽ سطح آئوٽ پُٽ کي سيٽ ڪري ٿو يا ري سيٽ ڪري ٿو، قطع نظر ٻين انپٽس جي ليول جي.جڏهن PRE ۽ CLR غير فعال (بلند) هوندا آهن، ڊيٽا تي ڊيٽا (D) ان پٽ سيٽ اپ جي وقت جي ضرورتن کي پورو ڪندي، گھڙي جي نبض جي مثبت وڃڻ واري ڪنڊ تي ٻاھرين ڏانھن منتقل ڪيو ويندو آھي.گھڙي جي حرڪت وولٹیج جي سطح تي ٿئي ٿي ۽ سڌو سنئون گھڙي جي نبض جي اڀار واري وقت سان لاڳاپيل ناهي.هولڊ ٽائيم وقفي جي پٺيان، ڊي ان پٽ تي ڊيٽا کي تبديل ڪري سگهجي ٿو بغير سطح تي اثر انداز ڪرڻ جي.ڊيٽا I/OS ۽ ڪنٽرول انپٽس اوور وولٽج برداشت ڪندڙ آهن.ھي خصوصيت انھن ڊوائيسز کي استعمال ڪرڻ جي اجازت ڏئي ٿي ھيٺ-ترجمي لاءِ مخلوط-وولٽيج ماحول ۾.


پيداوار جي تفصيل

پراڊڪٽ ٽيگ

پيداوار جون خاصيتون

ٽائيپ وضاحت
زمرو انٽيگريٽيڊ سرڪٽس (ICs)

منطق

فلپ فلپس

Mfr ٽيڪساس جا اوزار
سلسلو 74 ايل وي سي
پيڪيج ٽيپ ۽ ريل (TR)

ڪٽ ٽيپ (CT)

Digi-Reel®

پيداوار جي حالت چالو
فنڪشن سيٽ ڪريو (پري سيٽ) ۽ ري سيٽ ڪريو
قسم ڊي قسم
ٻاھر نڪرڻ جو قسم پورو ڪندڙ
عنصرن جو تعداد 2
بٽس جو تعداد في عنصر 1
گھڙي جي تعدد 150 MHz
وڌ ۾ وڌ پروپيگيشن دير @ V، ميڪس CL 5.2ns @ 3.3V، 50pF
ٽرڪ جو قسم مثبت ڪناري
موجوده - اوٽ پٽ اعلي، گهٽ 24 ايم اي، 24 ايم اي
وولٹیج- سپلائي 1.65V ~ 3.6V
موجوده - خاموش (Iq) 10 µA
ان پٽ گنجائش 5 پي ايف
آپريٽنگ جي درجه حرارت -40°C ~ 125°C (TA)
چڙهڻ جو قسم مٿاڇري جبل
فراهم ڪندڙ ڊوائيس پيڪيج 14-ٽي ايس ايس او پي
پيڪيج / ڪيس 14-TSSOP (0.173"، 4.40mm ويڪر)
بنيادي پراڊڪٽ نمبر 74LVC74


دستاويز ۽ ميڊيا

وسيلن جو قسم LINK
ڊيٽا شيٽ SN54LVC74A، SN74LVC74A
نمايان پيداوار اينالاگ حل

منطقي حل

پي سي اين پيڪنگنگ ريل 10/Jul/2018

ريليز 19/اپريل/2018

HTML ڊيٽا شيٽ SN54LVC74A، SN74LVC74A
EDA ماڊلز SN74LVC74APWR SnapEDA پاران

الٽرا لائبريرين طرفان SN74LVC74APWR

ماحولياتي ۽ برآمد جي درجه بندي

ATTRIBUTE وضاحت
RoHS اسٽيٽس ROHS3 مطابق
نمي جي حساسيت جي سطح (MSL) 1 (لامحدود)
ريچ اسٽيٽس رسيچ غير متاثر
اي سي سي اين EAR99
HTSUS 8542.39.0001

فلپ فلاپ ۽ لچ

ڦٽڻ۽لٺعام ڊجيٽل اليڪٽرانڪ ڊوائيسز آهن جن ۾ ٻه مستحڪم رياستون آهن جيڪي معلومات کي ذخيرو ڪرڻ لاء استعمال ڪري سگھجن ٿيون، ۽ هڪ فلپ فلاپ يا لچ 1 بٽ معلومات محفوظ ڪري سگهي ٿو.

فلپ-فلاپ (مختصر طور تي FF)، بسٽبل گيٽ جي نالي سان پڻ سڃاتو وڃي ٿو، بسٽبل فلپ فلاپ جي نالي سان پڻ سڃاتو وڃي ٿو، هڪ ڊجيٽل منطق سرڪٽ آهي جيڪو ٻن رياستن ۾ ڪم ڪري سگهي ٿو.فلپ فلاپ پنهنجي حالت ۾ رهي ٿو جيستائين اهي هڪ ان پٽ پلس حاصل ڪن، جن کي ٽرگر پڻ سڏيو ويندو آهي.جڏهن هڪ ان پٽ پلس موصول ٿئي ٿي، فلپ فلاپ آئوٽ قاعدن جي مطابق رياست کي تبديل ڪري ٿو ۽ پوء ان حالت ۾ رهي ٿو جيستائين ٻيو ٽريگر موصول نه ٿئي.

لچ، نبض جي سطح سان حساس، گھڙي جي نبض جي سطح جي ھيٺان حالت تبديل ڪري ٿي، ليچ ھڪڙي سطح تي هلندڙ اسٽوريج يونٽ آھي، ۽ ڊيٽا اسٽوريج جي عمل جو دارومدار ان پٽ سگنل جي سطح جي قيمت تي آھي، صرف ان وقت جڏھن لچ اندر آھي. رياست کي فعال ڪريو، ان پٽ ڊيٽا ان پٽ سان تبديل ٿي ويندي.Latch فلپ فلاپ کان مختلف آهي، اهو ڊيٽا کي لچڻ وارو ناهي، ان پٽ سگنل سان آئوٽ پٽ تي سگنل تبديل ٿئي ٿو، جيئن سگنل بفر مان گذري ٿو.هڪ دفعو لچ سگنل هڪ لچ طور ڪم ڪري ٿو، ڊيٽا کي بند ڪيو ويو آهي ۽ ان پٽ سگنل ڪم نٿو ڪري.هڪ لچ کي شفاف لچ پڻ سڏيو ويندو آهي، جنهن جو مطلب آهي ته آئوٽ ان پٽ کي شفاف آهي جڏهن اهو لچ نه آهي.

لچ ۽ فلپ فلاپ جي وچ ۾ فرق
لچ ۽ فلپ فلاپ ميموري فنڪشن سان گڏ بائنري اسٽوريج ڊوائيسز آهن، جيڪي مختلف وقت جي منطق سرڪٽ کي ترتيب ڏيڻ لاء بنيادي ڊوائيسز مان هڪ آهن.فرق اهو آهي: لچ ان جي سڀني ان پٽ سگنلن سان لاڳاپيل آهي، جڏهن ان پٽ سگنل لچ تبديل ڪري ٿو، اتي ڪو ڪلاڪ ٽرمينل ناهي.flip-flop گھڙي جي ذريعي ڪنٽرول ڪيو ويندو آهي، صرف ان وقت جڏهن گھڙي موجوده ان پٽ کي نموني ڏيڻ لاءِ ٽاريو ويندو آهي، پيداوار پيدا ڪريو.يقينن، ڇاڪاڻ ته لچ ۽ فلپ-فلاپ ٻئي وقت جي منطق آهن، پيداوار نه رڳو موجوده ان پٽ سان لاڳاپيل آهي، پر اڳوڻي پيداوار سان پڻ لاڳاپيل آهي.

1. لچ سطح جي ذريعي شروع ڪئي وئي آهي، نه هم وقت سازي ڪنٽرول.DFF گھڙي جي ڪنڊ ۽ هم وقت سازي ڪنٽرول ذريعي شروع ڪيو ويو آهي.

2، ليچ ان پٽ جي سطح تي حساس آهي ۽ وائرنگ جي دير کان متاثر ٿئي ٿي، تنهنڪري اهو پڪ ڪرڻ ڏکيو آهي ته آئوٽ burrs پيدا نه ڪري؛DFF burrs پيدا ڪرڻ جو امڪان گهٽ آهي.

3، جيڪڏهن توهان لچ ۽ ڊي ايف ايف جي تعمير لاء گيٽ سرڪٽ استعمال ڪندا آهيو، ليچ ڊي ايف ايف جي ڀيٽ ۾ گهٽ دروازن جا وسيلا استعمال ڪري ٿي، جيڪا ڊي ايف ايف کان لچ لاءِ بهتر جڳهه آهي.تنهن ڪري، ASIC ۾ latch استعمال ڪرڻ جو انضمام DFF کان وڌيڪ آهي، پر FPGA ۾ ان جي برعڪس آهي، ڇاڪاڻ ته FPGA ۾ ڪو معياري لچ يونٽ ناهي، پر اتي DFF يونٽ آهي، ۽ هڪ LATCH کي محسوس ڪرڻ لاء هڪ کان وڌيڪ LE جي ضرورت آهي.latch ليول ٽرگر ڪيو ويو آهي، جيڪو هڪ فعال ٿيڻ جي برابر آهي، ۽ چالو ٿيڻ کان پوء (فعال سطح جي وقت تي) هڪ تار جي برابر آهي، جيڪو تبديل ٿيڻ سان گڏ آئوٽ پٽ سان تبديل ٿئي ٿو.غير فعال حالت ۾ اصل سگنل کي برقرار رکڻو آهي، جيڪو ڏسي سگھجي ٿو ۽ فلپ فلاپ فرق، حقيقت ۾، ڪيترائي ڀيرا latch ff جو متبادل ناهي.

4، ليچ انتهائي پيچيده جامد ٽائيمنگ تجزيو بڻجي ويندو.

5، في الحال، لچ صرف تمام اعلي-آخر سرڪٽ ۾ استعمال ٿيندو آهي، جهڙوڪ Intel جي P4 CPU.FPGA وٽ لچ يونٽ آهي، رجسٽر يونٽ کي ليچ يونٽ جي طور تي ترتيب ڏئي سگهجي ٿو، xilinx v2p دستي ۾ رجسٽرڊ/لچ يونٽ جي طور تي ترتيب ڏني ويندي، منسلڪ xilinx اڌ سلائس ڍانچي ڊاگرام آهي.ٻيا ماڊل ۽ ٺاهيندڙن جي FPGAs چيڪ ڪرڻ لاء نه ويا.- ذاتي طور تي، مان سمجهان ٿو ته xilinx سڌو سنئون الٽرا سان ملائڻ جي قابل ٿي سگھي ٿو وڌيڪ مصيبت، ڪجھ LE ڪرڻ لاء، جڏهن ته، xilinx ڊوائيس نه هر سلائس کي ترتيب ڏئي سگهجي ٿو، altera جي صرف ڊي ڊي آر انٽرفيس ۾ هڪ خاص لچ يونٽ آهي، عام طور تي صرف تيز رفتار سرڪٽ لچ ڊيزائن ۾ استعمال ڪيو ويندو.altera جي LE ڪا لچ ڍانچي ناهي، ۽ sp3 ۽ sp2e کي چيڪ ڪريو، ۽ ٻيو نه چيڪ ڪرڻ لاء، دستياب چوي ٿو ته هي ترتيب جي حمايت ڪئي وئي آهي.altera بابت وانگڊين جو اظهار صحيح آهي، altera جي ff کي latch ڪرڻ لاءِ ترتيب نه ٿو ڏئي سگهجي، اهو latch کي لاڳو ڪرڻ لاءِ ڏسندڙ ٽيبل استعمال ڪري ٿو.

عام ڊيزائن جو قاعدو آهي: اڪثر ڊزائن ۾ لچ کان بچڻ.اهو توهان کي ڊزائين ڪرڻ جي اجازت ڏيندو وقت ختم ٿي چڪو آهي، ۽ اهو تمام گهڻو لڪيل آهي، غير ماهر ڳولي نٿو سگهي.latch سڀ کان وڏو خطرو burrs کي فلٽر نه ڪرڻ آهي.اهو سرڪٽ جي ايندڙ سطح لاء انتهائي خطرناڪ آهي.تنهن ڪري، جيستائين توهان ڊي فلپ فلاپ جڳهه استعمال ڪري سگهو ٿا، ليچ استعمال نه ڪريو.


  • اڳيون:
  • اڳيون:

  • پنهنجو پيغام هتي لکو ۽ اسان ڏانهن موڪليو