Merrillchip نئون ۽ اصل اسٽاڪ ۾ اليڪٽرانڪ اجزاء انٽيگريڊ سرڪٽ IC DS90UB928QSQX/NOPB
پيداوار جون خاصيتون
ٽائيپ | وضاحت |
زمرو | انٽيگريٽيڊ سرڪٽس (ICs) |
Mfr | ٽيڪساس جا اوزار |
سلسلو | گاڏين، AEC-Q100 |
پيڪيج | ٽيپ ۽ ريل (TR) ڪٽ ٽيپ (CT) Digi-Reel® |
SPQ | 250 T&R |
پيداوار جي حالت | چالو |
فنڪشن | Deserializer |
ڊيٽا جي شرح | 2.975 جي بي پي ايس |
ان پٽ جو قسم | FPD-لنڪ III، LVDS |
ٻاھر نڪرڻ جو قسم | LVDS |
انپٽس جو تعداد | 1 |
ٻاھرين جو تعداد | 13 |
وولٹیج- سپلائي | 3V ~ 3.6V |
آپريٽنگ جي درجه حرارت | -40°C ~ 105°C (TA) |
چڙهڻ جو قسم | مٿاڇري جبل |
پيڪيج / ڪيس | 48-WFQFN ظاهر ٿيل پيڊ |
فراهم ڪندڙ ڊوائيس پيڪيج | 48-WQFN (7x7) |
بنيادي پراڊڪٽ نمبر | DS90UB928 |
1.
FPDLINK هڪ تيز رفتار فرق واري ٽرانسميشن بس آهي جيڪا TI پاران ٺهيل آهي، خاص طور تي تصويري ڊيٽا کي منتقل ڪرڻ لاء استعمال ڪيو ويندو آهي، جهڙوڪ ڪئميرا ۽ ڊسپلي ڊيٽا.معيار مسلسل ترقي ڪري رهيو آهي، 720P@60fps تصويرن کي منتقل ڪرڻ واري لائنن جي اصل جوڙي کان وٺي 1080P@60fps منتقل ڪرڻ جي موجوده صلاحيت تائين، بعد ۾ چپس اڃا به وڌيڪ تصويري قراردادن جي حمايت ڪندي.ٽرانسميشن جو فاصلو پڻ تمام ڊگهو آهي، تقريبن 20m تائين پهچي ٿو، ان کي آٽوميٽڪ ايپليڪيشنن لاءِ مثالي بڻائي ٿو.
FPDLINK وٽ تيز رفتار تصويري ڊيٽا ۽ ڪنٽرول ڊيٽا جو هڪ ننڍڙو حصو منتقل ڪرڻ لاءِ تيز رفتار فارورڊ چينل آهي.ريورس ڪنٽرول جي معلومات جي منتقلي لاء نسبتا گهٽ رفتار پسمانده چينل پڻ آهي.اڳتي ۽ پسمانده ڪميونيڪيشن هڪ ٻه طرفي ڪنٽرول چينل ٺاهي ٿو، جيڪو FPDLINK ۾ I2C جي چالاڪ ڊيزائن ڏانهن وٺي ٿو جيڪو هن مقالي ۾ بحث ڪيو ويندو.
FPDLINK استعمال ڪيو ويندو آهي هڪ سيريلائزر ۽ ڊيسيريلائيزر سان گڏ جوڙيل، سي پي يو يا ته سيريلائزر يا ڊيسيريلائزر سان ڳنڍجي سگھي ٿو، ايپليڪيشن تي منحصر ڪري ٿو.مثال طور، هڪ ڪئميرا ايپليڪيشن ۾، ڪئميرا سينسر سيريلائزر سان ڳنڍيندو آهي ۽ ڊيسيريلائزر ڏانهن ڊيٽا موڪليندو آهي، جڏهن ته سي پي يو ڊيسيريلائزر کان موڪليل ڊيٽا وصول ڪري ٿو.ڊسپلي ايپليڪيشن ۾، سي پي يو ڊيٽا موڪلي ٿو سيريلائزر ڏانهن ۽ ڊيسيريلائزر سيريلائزر کان ڊيٽا وصول ڪري ٿو ۽ ان کي ڊسپلي لاءِ LCD اسڪرين ڏانهن موڪلي ٿو.
2.
سي پي يو جو i2c وري سيريلائزر يا ڊيسيريلائزر جي i2c سان ڳنڍجي سگھي ٿو.FPDLINK چپ CPU پاران موڪليل I2C معلومات حاصل ڪري ٿي ۽ I2C معلومات کي FPDLINK ذريعي ٻئي آخر تائين منتقل ڪري ٿي.جيئن اسان ڄاڻون ٿا، i2c پروٽوڪول ۾، SDA SCL ذريعي هم وقت سازي ڪئي وئي آهي.عام ايپليڪيشنن ۾، ڊيٽا SCL جي اڀرندڙ ڪنڊ تي لچ ڪئي وئي آهي، جنهن جي ضرورت آهي ماسٽر يا غلام کي SCL جي گرڻ واري ڪنڊ تي ڊيٽا لاء تيار ٿيڻ لاء.بهرحال، FPDLINK ۾، جيئن ته FPDLINK ٽرانسميشن جو وقت ختم ٿي چڪو آهي، ڪو مسئلو ناهي جڏهن ماسٽر ڊيٽا موڪلي ٿو، گهڻو ڪري غلام ڪجهه ڪلاڪ دير سان ڊيٽا وصول ڪري ٿو جيڪو ماسٽر موڪلي ٿو، پر اتي هڪ مسئلو آهي جڏهن غلام مالڪ کي جواب ڏئي ٿو. ، مثال طور، جڏهن غلام مالڪ کي ACK سان جواب ڏيندو آهي جڏهن ACK آقا ڏانهن منتقل ڪيو ويندو آهي، اهو اڳ ۾ ئي غلام طرفان موڪليل وقت کان پوءِ هوندو آهي، يعني اهو اڳ ۾ ئي FPDLINK دير مان گذري چڪو هوندو آهي ۽ ٿي سگهي ٿو اڀرڻ کي مس ڪيو هجي SCL جي ڪناري.
خوش قسمتي سان، i2c پروٽوڪول هن صورتحال کي حساب ۾ رکي ٿو.i2c اسپيڪ هڪ ملڪيت جي وضاحت ڪري ٿو جنهن کي i2c اسٽريچ سڏيو ويندو آهي، جنهن جو مطلب آهي ته i2c غلام ACK موڪلڻ کان اڳ SCL کي هيٺ ڪري سگهي ٿو جيڪڏهن اهو تيار نه آهي ته جيئن ماسٽر ناڪام ٿيندو جڏهن SCL کي مٿي ڪرڻ جي ڪوشش ڪندي ته ماسٽر ڪوشش ڪندو. SCL کي مٿي ڪريو ۽ انتظار ڪريو ان لاءِ، تنهن ڪري جڏهن I2c waveform جو تجزيو ڪيو FPDLINK Slave پاسي، اسان کي معلوم ٿيندو ته هر دفعي غلام پتي جو حصو موڪليو ويندو آهي، اتي صرف 8 بٽ آهن، ۽ ACK بعد ۾ جواب ڏنو ويندو.
TI جي FPDLINK چپ هن خصوصيت جو پورو فائدو وٺي ٿي، صرف وصول ڪيل i2c waveform کي اڳتي وڌائڻ جي بدران (يعني موڪليندڙ جي ساڳي بڊ جي شرح کي برقرار رکڻ)، اهو وصول ڪيل ڊيٽا کي FPDLINK چپ تي مقرر ڪيل باڊ ريٽ تي ٻيهر منتقل ڪري ٿو.تنهن ڪري اهو نوٽ ڪرڻ ضروري آهي جڏهن I2c waveform جو تجزيو ڪيو FPDLINK Slave پاسي.CPU i2c baud جي شرح 400K ٿي سگھي ٿي، پر FPDLINK ٻانهن واري پاسي تي i2c باڊ جي شرح 100K يا 1M آھي، FPDLINK چپ ۾ SCL اعلي ۽ گھٽ سيٽنگن تي منحصر آھي.