10AX115H2F34E2SG FPGA Arria® 10 GX خانداني 1150000 سيل 20nm ٽيڪنالاجي 0.9V 1152-پن FC-FBGA
پيداوار جي ٽيڪنيڪل وضاحتون
EU RoHS | مطابق |
ECCN (US) | 3A991 |
حصو جي حالت | چالو |
ايڇ ٽي ايس | 8542.39.00.01 |
SVHC | ها |
SVHC حد کان وڌي ٿو | ها |
گاڏين وارو | No |
پي پي اي پي | No |
خانداني نالو | Arria® 10 GX |
پروسيس ٽيڪنالاجي | 20nm |
استعمال ڪندڙ I/OS | 504 |
رجسٽرن جو تعداد | 1708800 |
آپريٽنگ سپلائي وولٹیج (V) | 0.9 |
منطقي عنصر | 1150000 |
ملائيندڙن جو تعداد | 3036 (18x19) |
پروگرام ميموري جو قسم | SRAM |
شامل ڪيل ياداشت (Kbit) | 54260 |
بلاڪ رام جو ڪل تعداد | 2713 |
EMACs | 3 |
ڊوائيس منطق يونٽ | 1150000 |
ڊيوائس نمبر DLLs/PLLs | 32 |
ٽرانسيور چينلز | 96 |
ٽرانسيور اسپيڊ (Gbps) | 17.4 |
وقف ڊي ايس پي | 1518 |
PCIe | 4 |
پروگرام جي صلاحيت | ها |
Reprogrammability جي حمايت | ها |
ڪاپي جي حفاظت | ها |
ان-سسٽم پروگرام جي صلاحيت | ها |
اسپيڊ گريڊ | 2 |
سنگل ختم ٿيل I/O معيار | LVTTL|LVCMOS |
خارجي ميموري انٽرفيس | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
گھٽ ۾ گھٽ آپريٽنگ سپلائي وولٽيج (V) | 0.87 |
وڌ ۾ وڌ آپريٽنگ سپلائي وولٽيج (V) | 0.93 |
I/O وولٹیج (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
گھٽ ۾ گھٽ آپريٽنگ گرمي پد (°C) | 0 |
وڌ ۾ وڌ آپريٽنگ گرمي پد (°C) | 100 |
فراهم ڪرڻ وارو درجه حرارت گريڊ | وڌايو ويو |
واپار جو نالو | آريا |
چڙهڻ | مٿاڇري جبل |
پيڪيج جي اوچائي | 2.95 |
پيڪيج جي ويڪر | 35 |
پيڪيج جي ڊيگهه | 35 |
پي سي بي تبديل ڪيو | 1152 |
معياري پيڪيج جو نالو | بي جي اي |
فراهم ڪندڙ پيڪيج | FC-FBGA |
پن ڳڻپ | 1152 |
ليڊ جي شڪل | بال |
فرق ۽ تعلق FPGA ۽ CPLD جي وچ ۾
1. FPGA وصف ۽ خاصيتون
FPGALogic Cell Array (LCA) ۽ Configurable Logic Block (CLB) ۽ Input Output (IOB) Block ۽ Interconnect نالي هڪ نئون تصور اختيار ڪري ٿو.ترتيب ڏيڻ وارو منطق ماڊل بنيادي يونٽ آهي صارف جي فنڪشن کي محسوس ڪرڻ لاء، جيڪو عام طور تي هڪ صف ۾ ترتيب ڏنل آهي ۽ سڄي چپ کي ڦهلائي ٿو.ان پٽ-آئوٽ پٽ ماڊل IOB چپ تي منطق ۽ خارجي پيڪيج پن جي وچ ۾ انٽرفيس کي مڪمل ڪري ٿو، ۽ عام طور تي چپ صف جي چوڌاري ترتيب ڏنل آهي.اندروني وائرنگ مختلف ڊگھائي تار جي حصن تي مشتمل آهي ۽ ڪجهه پروگراميبل ڪنيڪشن سوئچز، جيڪي مختلف پروگراميبل منطق بلاڪ يا I/O بلاڪ کي ڳنڍيندا آهن هڪ مخصوص فنڪشن سان سرڪٽ ٺاهڻ لاءِ.
FPGA جا بنيادي خاصيتون آهن:
- FPGA استعمال ڪندي ASIC سرڪٽ کي ڊزائين ڪرڻ لاء، صارفين کي پروجيڪٽ جي پيداوار جي ضرورت ناهي، هڪ مناسب چپ حاصل ڪري سگهو ٿا؛
- FPGA پائلٽ نموني طور استعمال ڪري سگھجي ٿو ٻين مڪمل طور تي ترتيب ڏنل يا نيم ڪسٽمائيزASIC سرڪٽس;
- FPGA ۾ گھڻا محرڪ ۽ I/O پن آھن.
- FPGA ڊوائيسز مان هڪ آهي جنهن ۾ ننڍو ڊيزائن چڪر، گهٽ ۾ گهٽ ترقي جي قيمت ۽ ASIC سرڪٽ ۾ سڀ کان گهٽ خطرو آهي.
- FPGA تيز رفتار CHMOS عمل، گھٽ بجلي واپرائڻ، ۽ CMOS ۽ TTL سطحن سان هم آهنگ ٿي سگهي ٿو.
2، سي پي ايل ڊي جي تعريف ۽ خاصيتون
سي پي ايل ڊيبنيادي طور تي پروگراميبل لاجڪ ميڪرو سيل (LMC) تي مشتمل هوندو آهي جيڪو پروگرام قابل انٽر ڪنيڪشن ميٽرڪس يونٽ جي مرڪز جي چوڌاري هوندو آهي، جنهن ۾ LMC لاجڪ جو ڍانچو وڌيڪ پيچيده هوندو آهي، ۽ هڪ پيچيده I/O يونٽ انٽر ڪنيڪشن ڍانچي هوندو آهي، جيڪو صارف طرفان ٺاهي سگهجي ٿو. مخصوص سرڪٽ جي ڍانچي جي ضرورتن، ڪجهه ڪمن کي مڪمل ڪرڻ لاء.ڇاڪاڻ ته لاجڪ بلاڪ CPLD ۾ مقرر ڊگھي ڌاتوءَ جي تارن سان ڳنڍيا ويا آهن، ان ڪري ٺهيل منطقي سرڪٽ ۾ وقت جي اڳڪٿي ڪرڻ جي صلاحيت هوندي آهي ۽ ٽڪنڊي جي وچ ۾ ڳنڍيندڙ ڍانچي جي وقت جي نامڪمل اڳڪٿي جي نقصان کان بچي ويندي آهي.1990 جي ڏهاڪي تائين، CPLD وڌيڪ تيزيءَ سان ترقي ڪئي، نه رڳو بجليءَ جي صاف ڪرڻ جي خاصيتن سان، پر پڻ ترقي يافته خاصيتن جهڙوڪ ايج اسڪيننگ ۽ آن لائن پروگرامنگ سان.
CPLD پروگرامنگ جون خاصيتون هن ريت آهن:
- منطقي ۽ ياداشت جا وسيلا گهڻا آهن (Cypress De1ta 39K200 وٽ 480 Kb کان وڌيڪ ريم آهي)؛
- لچڪدار ٽائمنگ ماڊل بيڪار روٽنگ وسيلن سان؛
- پن جي پيداوار کي تبديل ڪرڻ لاء لچڪدار؛
- سسٽم تي نصب ٿي سگهي ٿو ۽ ٻيهر پروگرام؛
- I/O يونٽن جو وڏو تعداد؛
3. FPGA ۽ CPLD جي وچ ۾ فرق ۽ ڪنيڪشن
CPLD پيچيده پروگراميبل لاجڪ ڊيوائس جو مخفف آهي، FPGA فيلڊ پروگراميبل گيٽ صف جو مخفف آهي، ٻنهي جو ڪم بنيادي طور تي ساڳيو آهي، پر ان تي عمل ڪرڻ جو اصول ٿورو مختلف آهي، تنهنڪري اسان ڪڏهن ڪڏهن ٻنهي جي وچ ۾ فرق کي نظرانداز ڪري سگهون ٿا، مجموعي طور تي. پروگرام قابل منطق ڊوائيس يا CPLD/FPGA طور حوالو ڏنو ويو آهي.اتي ڪيتريون ئي ڪمپنيون CPLD/FPGas پيدا ڪري رهيون آهن، جن ۾ سڀ کان وڏو ٽي آهن ALTERA، XILINX، ۽ LAT-TICE.CPLD decomposition combinatorial logic function تمام مضبوط آهي، هڪ ميڪرو يونٽ هڪ درجن يا ان کان به وڌيڪ 20-30 combinatorial logic input کي ختم ڪري سگهي ٿو.جڏهن ته، FPGA جو هڪ LUT صرف 4 انپٽس جي گڏيل منطق کي سنڀالي سگهي ٿو، تنهنڪري CPLD پيچيده گڏيل منطق کي ڊزائين ڪرڻ لاءِ موزون آهي جهڙوڪ ڊيڪوڊنگ.بهرحال، FPGA جي پيداوار جو عمل اهو طئي ڪري ٿو ته FPGA چپ ۾ موجود LUTs ۽ ٽرگرن جو تعداد تمام وڏو آهي، اڪثر ڪري هزارين هزارين، CPLD عام طور تي صرف 512 منطقي يونٽ حاصل ڪري سگهي ٿو، ۽ جيڪڏهن چپ جي قيمت کي منطقي جي تعداد سان ورهايو وڃي. يونٽن، FPGA جي اوسط منطقي يونٽ جي قيمت CPLD جي ڀيٽ ۾ تمام گھٽ آھي.تنهن ڪري جيڪڏهن ڊزائن ۾ وڏي تعداد ۾ ٽارگيٽ استعمال ڪيا وڃن، جهڙوڪ هڪ پيچيده ٽائمنگ منطق کي ڊزائين ڪرڻ، پوء هڪ FPGA استعمال ڪرڻ سٺو انتخاب آهي.
جيتوڻيڪ FPGA ۽ CPLD ٻئي پروگرام قابل ASIC ڊوائيسز آهن ۽ ڪيتريون ئي عام خاصيتون آهن، CPLD ۽ FPGA جي جوڙجڪ ۾ اختلافن جي ڪري، انهن جون پنهنجون خاصيتون آهن:
- CPLD مختلف الگورتھم ۽ گڏيل منطق کي مڪمل ڪرڻ لاءِ وڌيڪ موزون آھي، ۽ FPGA ترتيب وار منطق کي مڪمل ڪرڻ لاءِ وڌيڪ موزون آھي.ٻين لفظن ۾، FPGA فلپ-فلاپ رچ ڍانچي لاء وڌيڪ موزون آهي، جڏهن ته CPLD فلپ-فلاپ لميٽيڊ ۽ پراڊڪٽ اصطلاح امير ڍانچي لاء وڌيڪ موزون آهي.
- CPLD جي مسلسل رستي جي جوڙجڪ جو اندازو لڳائي ٿو ته ان جي وقت جي دير يونيفارم ۽ پيش گوئي جي قابل آهي، جڏهن ته FPGA جي ڀاڱي واري رستي واري جوڙجڪ اهو طئي ڪري ٿو ته ان جي دير ناقابل اعتبار آهي.
- FPGA پروگرامنگ ۾ CPLD کان وڌيڪ لچڪدار آهي.
- CPLD هڪ مقرر ٿيل اندروني سرڪٽ جي منطقي فنڪشن کي تبديل ڪندي پروگرام ڪيو ويو آهي، جڏهن ته FPGA اندروني ڪنيڪشن جي وائرنگ کي تبديل ڪندي پروگرام ڪيو ويو آهي.
- Fpgas منطق جي دروازن جي تحت پروگرام ڪري سگهجي ٿو، جڏهن ته CPLDS منطقي بلاڪ جي تحت پروگرام ڪيا ويا آهن.
- FPGA CPLD کان وڌيڪ ضم ٿيل آهي ۽ وڌيڪ پيچيده وائرنگ جي جوڙجڪ ۽ منطق تي عملدرآمد آهي.
عام طور تي، سي پي ايل ڊي جي بجلي جو استعمال FPGA کان وڌيڪ آهي، ۽ انضمام جي درجي کان وڌيڪ، وڌيڪ واضح آهي.